Презентация Инициализация ПЭВМ на базе микропроцессоров IA-32. (Лекция 2) онлайн

На нашем сайте вы можете скачать и просмотреть онлайн доклад-презентацию на тему Инициализация ПЭВМ на базе микропроцессоров IA-32. (Лекция 2) абсолютно бесплатно. Урок-презентация на эту тему содержит всего 19 слайдов. Все материалы созданы в программе PowerPoint и имеют формат ppt или же pptx. Материалы и темы для презентаций взяты из открытых источников и загружены их авторами, за качество и достоверность информации в них администрация сайта не отвечает, все права принадлежат их создателям. Если вы нашли то, что искали, отблагодарите авторов - поделитесь ссылкой в социальных сетях, а наш сайт добавьте в закладки.
Презентации » Технология » Инициализация ПЭВМ на базе микропроцессоров IA-32. (Лекция 2)



Оцените!
Оцените презентацию от 1 до 5 баллов!
  • Тип файла:
    ppt / pptx (powerpoint)
  • Всего слайдов:
    19 слайдов
  • Для класса:
    1,2,3,4,5,6,7,8,9,10,11
  • Размер файла:
    150.00 kB
  • Просмотров:
    60
  • Скачиваний:
    0
  • Автор:
    неизвестен



Слайды и текст к этой презентации:

№1 слайд
Организация ЭВМ и систем
Содержание слайда: Организация ЭВМ и систем Лекция № 2 Инициализация ПЭВМ на базе микропроцессоров IA-32 Анализ развития процессоров фирмы Intel семейства IA-32 Архитектура 16-битных процессоров IA-32 - 8086, 80286: основные регистры, адресация памяти, режимы работы

№2 слайд
Инициализация ПЭВМ Аппаратная
Содержание слайда: Инициализация ПЭВМ Аппаратная часть: Системное ядро ПК включает: ЦП; 2 – 3х-канальных таймера; 2 контроллера прерываний с 8-ю уровнями каждый; 2 – 4х-канальных контроллера ПДП; Порты ввода/вывода; CMOS память; часы реального времени; контроллер клавиатуры; минимум - 64 Кб нижней памяти.

№3 слайд
Инициализация ПЭВМ . Модули
Содержание слайда: Инициализация ПЭВМ 2. Модули расширения: Контроллеры накопителей. Накопители. Видеоадаптеры. Сетевые карты. Программная часть: BIOS. POST. BIOS SETUP.

№4 слайд
Алгоритм пробуждения
Содержание слайда: Алгоритм пробуждения (инициализация) ПК Включение питания. Самодиагностика, идентификация, проверка процессора и сопроцессора. Проверка и инициализация системного ядра. Включение механизма Plug and Play. Проверка и инициализация видеоадаптера. Проверка CMOS памяти и часов реального времени. Определение объема и проверка оперативной памяти.

№5 слайд
Алгоритм пробуждения
Содержание слайда: Алгоритм пробуждения (инициализация) ПК Проверка клавиатуры и инициализация портов (LPT, COM). Инициализация дисковых накопителей. Проверка модулей расширения BIOS. Включение механизма APR. Вызов системного загрузчика. Загрузка ОС.

№6 слайд
Анализ развития ЦП ф.Intel
Содержание слайда: Анализ развития ЦП ф.Intel семейства IA-32

№7 слайд
ЦП Регистры данных Регистры
Содержание слайда: ЦП 8086 Регистры данных Регистры сегментов Регистры указатели

№8 слайд
ЦП Программная модель
Содержание слайда: ЦП 80286 Программная модель: 14 регистров ЦП 8086 + 5 новых: GDTR – 40-разрядный (определяет размер и положение глобальной дескрипторной таблицы). LDTR – 16-разрядный (определяет базовый адрес локальной дескрипторной таблицы). IDTR – 40-разрядный (определяет начало и размер таблицы векторов прерываний). MSW – слово состояния (если флаг PE=1, то процессор переключается в защищенный режим). TR – 16-разрядный (содержит селектор сегмента состояния задачи, используется для многозадачности). + 6 невидимых регистров (они связаны с CS, DS, ES, SS, GDTR, IDTR).

№9 слайд
ЦП режимы работы Это был
Содержание слайда: ЦП 80286 (режимы работы) Это был первый представитель семейства 86-х процессоров, в котором реализованы много-задачность и защищенная архитектура. Чтобы обеспечить совместимость с предыдущими представителями этого семейства (8086/88, 80186/188) в процессоре 80286 было реализовано два режима функционирования: режим эмуляции 8086 (режим реального адреса). защищенный режим, в котором используются все возможности процессора.

№10 слайд
Формирование линейного адреса
Содержание слайда: Формирование линейного адреса без участия селекторов Способ формирования физического адреса зависит от режима работы процессора. В режиме реального адреса, когда 80286 представляет из себя фактически высокоскоростной процессор 8086 с слегка расширенной системой команд, метод генерации физического адреса прост. Содержимое сегментного адреса сдвигается влево на 4 бита и складывается со смещением, в результате чего получается двадцатичетырехразрядный физический адрес.

№11 слайд
Формирование линейного адреса
Содержание слайда: Формирование линейного адреса в защищенном режиме

№12 слайд
Формирование линейного адреса
Содержание слайда: Формирование линейного адреса в защищенном режиме     По указанному в селекторе номеру записи в соответствующей (бит TI селектора) дескрипторной таблице определяется дескриптор сегмента. Дескриптор - это 8-байтная единица описательной информации, распознаваемая устройством управления памятью в защищенном режиме, хранящаяся в дескрипторной таблице. Дескриптор сегмента содержит базовый адрес описываемого сегмента, предел (размер) сегмента и права доступа к сегменту. В защищенном режиме процессор считывает значение двадцатичетырехразрядного базового адреса сегмента, добавляет адрес-смещение, и полученный результат используется как искомый физический адрес байта или слова в оперативной памяти.

№13 слайд
Формирование линейного адреса
Содержание слайда: Формирование линейного адреса в защищенном режиме Существуют две обязательных дескрипторных таблицы - глобальная (GDT) и дескрипторная таблица прерывания (IDT),- а также множество локальных дескрипторных таблиц (LDT), из которых в один момент времени процессору доступна только одна.

№14 слайд
Формирование линейного адреса
Содержание слайда: Формирование линейного адреса в защищенном режиме Расположение дескрипторных таблиц определяется регистрами процессора GDTR, IDTR, LDTR. Регистры GDTR и IDTR - содержат базовый адрес и предел дескрипторной таблицы. Программно доступная часть регистра LDTR - 16 бит, которые являются селектором LDT. Дескрипторы LDT находятся в GDT. Однако чтобы не обращаться каждый раз к GDT в процессоре имеется теневая (программно недоступная) часть регистра LDTR, в которую процессор помещает дескриптор LDT при каждой перегрузке селектора в регистре LDTR.

№15 слайд
Шинная архитектура ЦП
Содержание слайда: Шинная архитектура ЦП 80286

№16 слайд
Конвейеризация шины ЦП В
Содержание слайда: Конвейеризация шины ЦП 80286 В процессоре 80286 для повышения производительности при медленной памяти применяется интересный способ, называемый конвейеризацией шины. Суть этого способа состоит в том, что адрес выдается на ША немного раньше цикла шины и сохраняется защелкой устройства до тех пор, пока устройство не заканчивает операцию с данными, а данные «залезают» в следующий цикл шины. Выигрыш наблюдается, если обращения к одному и тому же устройству ввода/вывода не слишком близки друг к другу.

№17 слайд
Конвейеризация шины ЦП Цикл
Содержание слайда: Конвейеризация шины ЦП 80286 Цикл шины 1 Цикл шины 2 Цикл шины 3 Линия сост. цикла шины ША ШД Устрой- ство.А Устройство В ША с защелкой

№18 слайд
Вопросы для самоконтроля
Содержание слайда: Вопросы для самоконтроля Какие устройства составляют системное ядро ПК? При инициализации ПК информация о проверке каких устройств выводится на экран дисплея? С какого процессора семейства IA32 количественные изменения в архитектуре кристалла перешли в качественные? Какими регистрами дополнилась программная модель ЦП 80286? Что такое селектор? С чем связано его появление? Структура селектора. Как формируется линейный адрес в режиме реальных адресов и в режиме системного управления?

№19 слайд
Вопросы для самоконтроля Что
Содержание слайда: Вопросы для самоконтроля Что такое дескриптор? Структура дескриптора. Как формируется линейный адрес в защищенном режиме? Что находится в регистрах GDTR, IDTR и LDTR? Содержимое регистра TR? Для чего он нужен? В чем состоит суть конвейеризации шины ЦП 80286?

Скачать все slide презентации Инициализация ПЭВМ на базе микропроцессоров IA-32. (Лекция 2) одним архивом: