Презентация Сумматоры. Определения, классификация, уравнения, структуры и применение онлайн
Оцените презентацию от 1 до 5 баллов!
Тип файла:
ppt / pptx (powerpoint)
Всего слайдов:
28 слайдов
Для класса:
1,2,3,4,5,6,7,8,9,10,11
Размер файла:
180.00 kB
Просмотров:
83
Скачиваний:
1
Автор:
неизвестен
Слайды и текст к этой презентации:
№1 слайд![Определение регистра](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img0.jpg)
Содержание слайда: Определение регистра
Применение регистров
Основные характеристики регистров
Функции установки регистров
Функции регистров, связанные с хранением
Функции регистров, связанные с умножением и делением
Функции регистров, связанные с логикой
Регистры с последовательным приемом и выдачей информации
Регистры сдвига
Регистры с параллельным приемом и последовательной выдачей информации
Регистры с параллельным приемом и параллельной выдачей информации
Регистры хранения
Регистры с последовательным приемом и параллельной выдачей информации
Универсальный регистр
Кольцевые счетчики
№2 слайд![Сумматоры определения,](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img1.jpg)
Содержание слайда: Сумматоры
определения, классификация, уравнения, структуры и применение
№3 слайд![Сумматор Основной узел АЛУ](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img2.jpg)
Содержание слайда: Сумматор
Основной узел АЛУ вычислительной машины для поразрядного суммирования двоичных чисел
Последовательное соединение одноразрядных двоичных сумматоров, каждый из которых осуществляет сложение в одном разряде
№4 слайд![В зависимости от системы](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img3.jpg)
Содержание слайда: В зависимости от системы счисления
двоичные;
двоично-десятичные (в общем случае двоично-кодированные);
десятичные;
прочие (например, амплитудные).
№5 слайд![По количеству одновременно](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img4.jpg)
Содержание слайда: По количеству одновременно обрабатываемых разрядов складываемых чисел
одноразрядные,
многоразрядные
№6 слайд![По числу входов и выходов](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img5.jpg)
Содержание слайда: По числу входов и выходов одноразрядных двоичных сумматоров
четвертьсумматоры
полусумматоры
полные одноразрядные двоичные сумматоры
№7 слайд![По способу организации](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img6.jpg)
Содержание слайда: По способу организации межразрядных переносов параллельные сумматоры делят на сумматоры:
с последовательным переносом;
с параллельным переносом;
с групповой структурой;
со специальной организацией цепей переноса.
№8 слайд![По способу представления и](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img7.jpg)
Содержание слайда: По способу представления и обработки складываемых чисел многоразрядные сумматоры подразделяются на
последовательные, в которых обработка чисел ведётся поочерёдно, разряд за разрядом на одном и том же оборудовании;
параллельные, в которых слагаемые складываются одновременно по всем разрядам, и для каждого разряда имеется своё оборудование.
№9 слайд![По способу выполнения](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img8.jpg)
Содержание слайда: По способу выполнения операции сложения и возможности сохранения результата сложения
комбинационный, выполняющий микрооперацию “S = A плюс B”, в котором результат выдаётся по мере его образования (это комбинационная схема в общепринятом смысле слова);
сумматор с сохранением результата “S = A плюс B”;
накапливающий, выполняющий микрооперацию “S = S плюс B”.
№10 слайд![Важнейшими параметрами](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img9.jpg)
Содержание слайда: Важнейшими параметрами сумматоров являются
разрядность;
статические параметры: Uвх, Uвых, Iвх и так далее, то есть обычные параметры интегральных схем;
динамические параметры – характеризуются задержками распространения сигнала
№11 слайд![Четверть сумматор](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img10.jpg)
Содержание слайда: Четверть сумматор
характеризующиеся наличием двух входов (для двух слагаемых ), на которые подаются два одноразрядных числа, и одним выходом, на котором реализуется их арифметическая сумма;
(элементы “сумма по модулю 2”; элементы “исключающее ИЛИ”),
имеет в два раза меньше выходов и в два раза меньше строк в таблице истинности по сравнению с полным двоичным одноразрядным сумматором
работу его отражает таблица истинности.
№12 слайд![](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img11.jpg)
№13 слайд![Реализуем четвертьсумматор в](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img12.jpg)
Содержание слайда: Реализуем четвертьсумматор в базисах И-НЕ, ИЛИ-НЕ и с использованием только одного инвертора, для чего преобразуем уравнение
Реализуем четвертьсумматор в базисах И-НЕ, ИЛИ-НЕ и с использованием только одного инвертора, для чего преобразуем уравнение
№14 слайд![СХЕМЫ](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img13.jpg)
№15 слайд![Схемы, полученные по](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img14.jpg)
Содержание слайда: Схемы, полученные по уравнениям
№16 слайд![Полусумматор](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img15.jpg)
Содержание слайда: Полусумматор
характеризующиеся наличием двух входов, на которые подаются одноимённые разряды двух слагаемых, и двух выходов: на одном реализуется арифметическая сумма в данном разряде, а на другом — перенос в следующий (более старший разряд);
Обозначением полусумматора служат буквы HS (half sum — полусумма).
Работу его отражает таблица истинности, а соответствующие уравнения имеют вид:
№17 слайд![](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img16.jpg)
№18 слайд![СХЕМЫ](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img17.jpg)
№19 слайд![](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img18.jpg)
№20 слайд![Полный одноразрядный двоичный](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img19.jpg)
Содержание слайда: Полный одноразрядный двоичный сумматор
характеризующиеся наличием трёх входов, на которые подаются одноимённые разряды двух складываемых чисел и перенос из предыдущего (более младшего) разряда, и двумя выходами: на одном реализуется арифметическая сумма в данном разряде, а на другом — перенос в следующий (более старший разряд). имеет три входа:
Обозначением полного двоичного сумматора служат буквы SM.
Работу его отражает таблица истинности
№21 слайд![](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img20.jpg)
№22 слайд![Уравнения, описывающие работу](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img21.jpg)
Содержание слайда: Уравнения, описывающие работу полного двоичного сумматора, представленные в совершенной дизъюнктивной нормальной форме (СДНФ), имеют вид
Уравнения, описывающие работу полного двоичного сумматора, представленные в совершенной дизъюнктивной нормальной форме (СДНФ), имеют вид
№23 слайд![СХЕМЫ](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img22.jpg)
№24 слайд![](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img23.jpg)
№25 слайд![Из выражений следует, что](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img24.jpg)
Содержание слайда: Из выражений (8) следует, что полный двоичный сумматор может быть реализован на двух полусумматорах и одном двухвходовом элементе ИЛИ
Из выражений (8) следует, что полный двоичный сумматор может быть реализован на двух полусумматорах и одном двухвходовом элементе ИЛИ
№26 слайд![Параллельный сумматор](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img25.jpg)
Содержание слайда: Параллельный сумматор
Поразрядно (параллельно) суммируются разряды двоичного числа
№27 слайд![Последовательный сумматор](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img26.jpg)
Содержание слайда: Последовательный сумматор
№28 слайд![Классификация сумматоров по](/documents_6/a307ccdcce7e8e1fe9c7f9133bee81ec/img27.jpg)
Содержание слайда: Классификация сумматоров по количеству одновременно обрабатываемых разрядов складываемых чисел
Классификация сумматоров по количеству одновременно обрабатываемых разрядов складываемых чисел
Классификация сумматоров по числу входов и выходов одноразрядных двоичных сумматоров
Классификация сумматоров по количеству одновременно обрабатываемых разрядов складываемых чисел
Классификация сумматоров по способу организации межразрядных переносов параллельных сумматоров
Классификация сумматоров по способу представления и обработки складываемых чисел многоразрядных сумматоров
Классификация сумматоров по способу выполнения операции сложения и возможности сохранения результата сложения
параметры сумматоров - перечислить
Четверть сумматор таблица истинности, обозначение, логическое выражение
Базис И-НЕ, ИЛИ-НЕ, выражения и схемы
Полусумматор таблица истинности, обозначение, логическое выражение
Полный одноразрядный двоичный сумматор таблица истинности, обозначение, логическое выражение
Базис И, ИЛИ схемы
Параллельный сумматор обозначение, пояснения
Последовательный сумматор обозначение, пояснение