Оцените презентацию от 1 до 5 баллов!
Тип файла:
ppt / pptx (powerpoint)
Всего слайдов:
15 слайдов
Для класса:
1,2,3,4,5,6,7,8,9,10,11
Размер файла:
97.50 kB
Просмотров:
73
Скачиваний:
3
Автор:
неизвестен
Слайды и текст к этой презентации:
№1 слайд![Сумматоры Полусумматор Полный](/documents_6/9fffefb9e443380a528679d69e38e9b0/img0.jpg)
Содержание слайда: Сумматоры
Полусумматор
Полный одноразрядный сумматор
Многоразрядный сумматор
Схемы вычитания
Цифровой компаратор
№2 слайд![Двоичный сумматор Двоичный](/documents_6/9fffefb9e443380a528679d69e38e9b0/img1.jpg)
Содержание слайда: Двоичный сумматор
Двоичный сумматор (SM) служит для формирования арифметической суммы n-разрядных двоичных чисел А и В. Результатом сложения (при n = 4) является четырехразрядная сумма S и выход переноса Р, который можно рассматривать как пятый разряд суммы.
№3 слайд![Полусумматор Полусумматор HS](/documents_6/9fffefb9e443380a528679d69e38e9b0/img2.jpg)
Содержание слайда: Полусумматор
Полусумматор (HS - HalfSum - полусумма), - это устройство, производящее сложение двух одноразрядных двоичных чисел без учета переноса предыдущего разряда.
№4 слайд![Полусумматор](/documents_6/9fffefb9e443380a528679d69e38e9b0/img3.jpg)
Содержание слайда: Полусумматор
№5 слайд![Полусумматор](/documents_6/9fffefb9e443380a528679d69e38e9b0/img4.jpg)
Содержание слайда: Полусумматор
№6 слайд![Полный одноразрядный сумматор](/documents_6/9fffefb9e443380a528679d69e38e9b0/img5.jpg)
Содержание слайда: Полный одноразрядный сумматор
Полный одноразрядный сумматор суммирует биты соответствующих разрядов двух двоичных чисел с учетом переноса и вырабатывает перенос в следующий разряд.
№7 слайд![Полный одноразрядный сумматор](/documents_6/9fffefb9e443380a528679d69e38e9b0/img6.jpg)
Содержание слайда: Полный одноразрядный сумматор
Полный одноразрядный сумматор можно построить из двух полусумматоров HS и логического элемента ИЛИ. Один полусумматор используется для сложения i-го разряда двоичных чисел, а второй полусумматор складывает результат первого полусумматора с переносом из (i-1) разряда.
№8 слайд![Многоразрядный сумматор Для](/documents_6/9fffefb9e443380a528679d69e38e9b0/img7.jpg)
Содержание слайда: Многоразрядный сумматор
Для сложения двух многоразрядных двоичных чисел используют многоразрядные сумматоры, представляющие собой в простейшем виде последовательное соединение одноразрядных сумматоров.
№9 слайд![Многоразрядный сумматор В](/documents_6/9fffefb9e443380a528679d69e38e9b0/img8.jpg)
Содержание слайда: Многоразрядный сумматор
В корпусе микросхемы К155ИМ3 четыре полных одноразрядных сумматора объединены в схему четырехразрядного сумматора.
№10 слайд![Схемы вычитания Вычитание](/documents_6/9fffefb9e443380a528679d69e38e9b0/img9.jpg)
Содержание слайда: Схемы вычитания
Вычитание можно осуществить, инвертируя число В и суммируя полученный результат с А.
№11 слайд![Схемы вычитания При А gt В](/documents_6/9fffefb9e443380a528679d69e38e9b0/img10.jpg)
Содержание слайда: Схемы вычитания
При А > В получаем Р = 1.Результат S формируется в прямом коде.
При A < B получаем Р = 0. Результат S формируется в обратном
№12 слайд![При С устройство работает как](/documents_6/9fffefb9e443380a528679d69e38e9b0/img11.jpg)
Содержание слайда: При С=0 устройство работает как сумматор.
При С=1 – как вычитатель.
№13 слайд![Цифровой компаратор Цифровым](/documents_6/9fffefb9e443380a528679d69e38e9b0/img12.jpg)
Содержание слайда: Цифровой компаратор
Цифровым компаратором называют устройство, фиксирующее результат сравнения n-разрядных двоичных кодов чисел.
Цифровой компаратор можно построить на сумматоре, подавая на один суммирующий вход прямой код числа А, на другой — инверсный код числа В.
№14 слайд![Цифровой компаратор](/documents_6/9fffefb9e443380a528679d69e38e9b0/img13.jpg)
Содержание слайда: Цифровой компаратор
№15 слайд![Цифровой компаратор](/documents_6/9fffefb9e443380a528679d69e38e9b0/img14.jpg)
Содержание слайда: Цифровой компаратор
Компаратор, фиксирующий равнозначность кодов А и В, можно выполнить на ЛЭ по схеме, показанной на рис.