Оцените презентацию от 1 до 5 баллов!
Тип файла:
ppt / pptx (powerpoint)
Всего слайдов:
18 слайдов
Для класса:
1,2,3,4,5,6,7,8,9,10,11
Размер файла:
121.00 kB
Просмотров:
89
Скачиваний:
3
Автор:
неизвестен
Слайды и текст к этой презентации:
№1 слайд![Триггеры и сумматоры](/documents/de204719a3e3b5c8954ec761b11ada2f/img0.jpg)
Содержание слайда: Триггеры и сумматоры
Устройства АЛУ
№2 слайд![Основные устройства АЛУ АЛУ](/documents/de204719a3e3b5c8954ec761b11ada2f/img1.jpg)
Содержание слайда: Основные устройства АЛУ
АЛУ – арифметическо-логическое устройство, входит в состав процессора
Выполняет арифметические и логические операции
Состоит из устройств, построенных на логических элементах:
Триггеры
Полусумматоры
Сумматоры
Шифраторы
Дешифраторы
Счетчики
Регистры
№3 слайд![Триггер Триггер - это](/documents/de204719a3e3b5c8954ec761b11ada2f/img2.jpg)
Содержание слайда: Триггер
Триггер - это устройство последова-тельного типа с двумя устойчивыми состояниями равновесия, предназна-ченное для записи и хранения информации. Под действием входных сигналов триггер может переключаться из одного устойчивого состояния в другое. При этом напряжение на его выходе скачкообразно изменяется.
В переводе – защелка, спусковой крючок
№4 слайд![Триггер RS-триггер или](/documents/de204719a3e3b5c8954ec761b11ada2f/img3.jpg)
Содержание слайда: Триггер
RS-триггер или SR-триггер — триггер, который сохраня-ет своё предыдущее состоя-ние при нулевых входах, и меняет своё выходное состояние при подаче на один из его входов единицы. При подаче единицы на вход S (от английского англ. Set - установить) выходное состо-яние становится равным единице. А при подаче единицы на вход R (от английского англ. Reset - сбросить) выходное состоя-ние становится равным нулю.
№5 слайд![Триггер Один триггер хранит](/documents/de204719a3e3b5c8954ec761b11ada2f/img4.jpg)
Содержание слайда: Триггер
Один триггер хранит бит информации.
Для хранения 1 байта необходимо ? триггеров
№6 слайд![Регистр Несколько триггеров](/documents/de204719a3e3b5c8954ec761b11ada2f/img5.jpg)
Содержание слайда: Регистр
Несколько триггеров можно объединить в регистр – устройство для хранения чисел с двоичным представлением цифр разрядов, которыми можно представить и адрес, и команду, и данные.
Регистры содержатся в различных вычислительных узлах компьютера – процессоре, периферийных устройствах и т. д.
Основными видами регистров являются параллельные и последовательные (сдвигающие).
№7 слайд![Регистр параллельный](/documents/de204719a3e3b5c8954ec761b11ada2f/img6.jpg)
Содержание слайда: Регистр параллельный
Параллельный регистр служит для запоминания многоразрядного двоичного (или недвоичного) слова. Количество триггеров, входящее в состав параллельного регистра определяет его разрядность.
Какова разрядность представленного на рисунке регистра?
№8 слайд![Регистр последовательный](/documents/de204719a3e3b5c8954ec761b11ada2f/img7.jpg)
Содержание слайда: Регистр последовательный
Здесь выход одного триггера подключен к входу последующего.
Основное применение последовательного регистра - преобразование последовательного кода в параллельный.
Например, при передаче кода символа с клавиатуры
№9 слайд![Типы регистров Сумматор](/documents/de204719a3e3b5c8954ec761b11ada2f/img8.jpg)
Содержание слайда: Типы регистров
Сумматор – регистр АЛУ, способный производить сложение, участвует в выполнении каждой арифметической операции
Сдвиговый регистр – предназначен для выполнения операции сдвига
Счетчики – схемы, способные считать поступающие на вход импульсы
Счетчик команд – регистр устройства управления процессора (УУ), содержимое которого соответствует адресу очередной выполняемой команды; служит для автоматической выборки программы из последовательных ячеек памяти
Регистр команд – регистр УУ для хранения кода команды на период времени, необходимой для ее выполнения. Часть его используется для хранения кода операции, остальные – для хранения кодов адресов операндов
№10 слайд![Сумматор Сумматор является](/documents/de204719a3e3b5c8954ec761b11ada2f/img9.jpg)
Содержание слайда: Сумматор
Сумматор является центральным узлом арифметическо-логического устройства компьютера
Сумматор выполняет сложение много-значных двоичных чисел
Он представляет собой последовательное соединение одноразрядных двоичных сум-маторов, каждый из которых осуществляет сложение в одном разряде.
Если при этом возникает переполнение разряда, то перенос суммируется с содержимым старшего соседнего разряда
№11 слайд![Сумматор По числу входов и](/documents/de204719a3e3b5c8954ec761b11ada2f/img10.jpg)
Содержание слайда: Сумматор
По числу входов и выходов одноразрядных двоичных сумматоров различают:
полусумматоры, характеризующиеся наличием двух входов, на которые подаются одноимённые разряды двух чисел, и двух выходов: на одном реализуется арифметическая сумма в данном разряде, а на другом - перенос в следующий (более старший разряд);
полные одноразрядные двоичные сумматоры, характеризующиеся наличием трёх входов, на которые подаются одноимённые разряды двух складываемых чисел и перенос из предыдущего (более младшего) разряда, и двумя выходами: на одном реализуется арифметическая сумма в данном разряде, а на другом - перенос в следующий (более старший разряд).
№12 слайд![Полусумматор Полусумматор](/documents/de204719a3e3b5c8954ec761b11ada2f/img11.jpg)
Содержание слайда: Полусумматор
Полусумматор — логическая схема имеющая два входа и два выхода.
№13 слайд![Полусумматор](/documents/de204719a3e3b5c8954ec761b11ada2f/img12.jpg)
Содержание слайда: Полусумматор
№14 слайд![Полусумматор Полусумматор](/documents/de204719a3e3b5c8954ec761b11ada2f/img13.jpg)
Содержание слайда: Полусумматор
Полусумматор используется для построения двоичных сумматоров.
Полусумматор можно обозначить след. образом
№15 слайд![Одноразрядные двоичные](/documents/de204719a3e3b5c8954ec761b11ada2f/img14.jpg)
Содержание слайда: Одноразрядные двоичные сумматоры
характеризующиеся нали-чием трёх входов, на которые подаются одноимённые раз-ряды двух складываемых чисел и перенос из пре-дыдущего (более младшего) разряда, и двумя выходами: на одном реализуется ариф-метическая сумма в данном разряде, а на другом – пере-нос в следующий (более старший разряд).
№16 слайд![Одноразрядные двоичные](/documents/de204719a3e3b5c8954ec761b11ada2f/img15.jpg)
Содержание слайда: Одноразрядные двоичные сумматоры
№17 слайд![Одноразрядные двоичные](/documents/de204719a3e3b5c8954ec761b11ada2f/img16.jpg)
Содержание слайда: Одноразрядные двоичные сум-маторы
№18 слайд![Общая схема сумматора](/documents/de204719a3e3b5c8954ec761b11ada2f/img17.jpg)
Содержание слайда: Общая
схема
сумматора