Презентация Структура процессора. Архитектуры CISC и RISC. Архитектура процессора Intel онлайн
На нашем сайте вы можете скачать и просмотреть онлайн доклад-презентацию на тему Структура процессора. Архитектуры CISC и RISC. Архитектура процессора Intel абсолютно бесплатно. Урок-презентация на эту тему содержит всего 78 слайдов. Все материалы созданы в программе PowerPoint и имеют формат ppt или же pptx. Материалы и темы для презентаций взяты из открытых источников и загружены их авторами, за качество и достоверность информации в них администрация сайта не отвечает, все права принадлежат их создателям. Если вы нашли то, что искали, отблагодарите авторов - поделитесь ссылкой в социальных сетях, а наш сайт добавьте в закладки.
Презентации » Технология » Структура процессора. Архитектуры CISC и RISC. Архитектура процессора Intel
Оцените!
Оцените презентацию от 1 до 5 баллов!
- Тип файла:ppt / pptx (powerpoint)
- Всего слайдов:78 слайдов
- Для класса:1,2,3,4,5,6,7,8,9,10,11
- Размер файла:6.33 MB
- Просмотров:116
- Скачиваний:3
- Автор:неизвестен
Слайды и текст к этой презентации:
№5 слайд
Содержание слайда: Разностная машина
В 1822 году Чарльз Бэббидж создал разностную машину. Устройство предназначалось для повышения точности расчетов при производстве арифметических таблиц.
Машина Беббиджа обрабатывала расчеты по так, что ему оставалось вычитать числа, чтобы завершить это расчёты. Рабочая модель разностной машины Бэббиджа находится в британском музее.
№6 слайд
Содержание слайда: Аналитическая машина Бэббиджа
К 1830 году Бэббидж придумал как разработать машину, которая могла использовать перфокарты для выполнения арифметических операций.
Предполагалось, что машина должна хранить числа в блоках памяти и содержать форму последовательного управления.
Это означает, что операции должны проводиться последовательно таким образом, чтобы машина возвращала ответ в виде удачи или неудачи.
Эта машина стала известной как «аналитическая машина», которая стала первым прототипом современного компьютера.
Частичное испытание «Аналитической машины Бэббиджа», прошло гораздо позже - 21 января 1888, ее построил его сын. На этом устройстве было успешно вычислено число Пи с точностью до 29 знаков.
№7 слайд
Содержание слайда: Ада Лавлейс
Ада Лавлейс (дочь Байрона) является пионером компьютерного программирования. Лавлейс начала работать у Чарльза Бэббиджа в качестве помощницы, в то время как Бэббидж работал над «Аналитической машиной». За время работы с Бэббиджем Ада Лавлейс стала разработчиком первого компьютерного алгоритма, который мог вычислить числа Бернулли.
Кроме того, результатом её работы с Бэббиджем было предсказание того, что компьютеры будут не только выполнять математические расчеты, но и манипулировать различными символами, не только математическими.
Она не могла видеть результаты своей работы, так как «аналитическая машина» не была создана при её жизни, но начиная с 1940-х годов, её усилия не остались незамеченными
№8 слайд
Содержание слайда: ABC (Atanasoff-Berry Computer)
1939 год ознаменовал новую эру для вычислений, когда физик Джон Винсент Атанасов разработал первый электронный цифровой компьютер. Эта машина была результатом совместных усилий Атанасова и его помощника Клиффорд Берри, и они назвали свою машину ABC (Atanasoff-Berry Computer).
№9 слайд
Содержание слайда: Компьютер Айкена
Реально идеи и концепции Ч. Бэббиджа смогли осуществиться только через 80 лет после разработки. И человека, который практически воплотил эти идеи, звали Говард Хетауэй Айкен. Правда, следует уточнить, что с проектом Бэббиджа Айкен познакомился только через три года после начала работ по созданию своего первого детища и был поражен настолько, что воскликнул:
“Живи Бэббидж на 75 лет позже, я остался бы безработным”.
В 1944 году Говард Айкен из США изобрёл первую полностью автоматическую машину для вычислений. Его устройство, известное как Марк-1, состояло из более чем 750 000 частей и издавало звук, как будто в комнате множество женщин занимаются вязанием.
№10 слайд
Содержание слайда: Компьютер Айкена
1944 г - «Марк- I»
765 тысяч деталей
почти 17 м,
в высоту — более 2,5 м
весил 4,5 тонны.
Общая протяжённость соединительных проводов составляла почти 800 км. Основные вычислительные модули синхронизировались механически при помощи 15-метрового вала, приводившегося в движение электрическим двигателем мощностью в 4 кВт.
№11 слайд
Содержание слайда: Bug
9 сентября 1945 года моль влетела в одно из реле и застопорила его. Согрешившая моль была засушена в журнале учета рядом с официальной записью, которая начиналась словами: «Первый действительный случай найденного насекомого (bug)».
Сейчас стало общепринятой широко распространенной версией, что обнаружила проштрафившееся насекомое легендарная Грейс Мюррей Хоппер, американский офицер ВМФ США и математик.
№19 слайд
Содержание слайда: ОБЩИЕ СВЕДЕНИЯ О МИКРОРОЦЕССОРАХ
Основной элементной базой появления и развития ЭВМ четвертого поколения являются большие интегральные схемы.
Большая интегральная микросхема (БИС) - это сверхминиатюрная электронная схема (микросхема), оформленная на полупроводниковой пластинке площадью менее 1 см2, содержащая сотни и тысячи элементов (транзисторов, диодов, резисторов, конденсаторов) и выполняющая определенные функции.
Микропроцессор - это программно-управляемое электронное цифровое устройство, предназначенное для обработки информации, представленной в цифровом виде и построенное на одной или нескольких БИС.
Процессор осуществляет выполнение программ, работающих на компьютере, и управляет работой всех устройств компьютера.
№20 слайд
Содержание слайда: Та часть процессора, которая выполняет команды, называется арифметико-логическим устройством (АЛУ),
а другая его часть, выполняющая функции управления устройствами, называется устройством управления (УУ).
Та часть процессора, которая выполняет команды, называется арифметико-логическим устройством (АЛУ),
а другая его часть, выполняющая функции управления устройствами, называется устройством управления (УУ).
В составе процессора находится еще несколько устройств, называемых регистрами.
Микропроцессоры различаются рядом важных характеристик:
тактовой частотой обработки информации;
разрядностью;
адресным пространство
№28 слайд
Содержание слайда: АРХИТЕКТУРА ПРОЦЕССОРА INTEL 8086
Микропроцессор Intel 8086 приспособлен для работы с несколькими процессорами в одной системе, причем возможно использование как независимых процессоров, так и сопроцессоров
Внешние шины адреса и данных в 8086 объединены, и поэтому наличие на шине в данный момент времени информации или адреса определяется порядковым номером такта внутри цикла. Процессор ориентирован на параллельное выполнение команды и выборки следующей команды
Микропроцессор i8086 состоит из трех основных частей: устройства сопряжения шины, устройства обработки и устройства управления и синхронизации
Устройство сопряжения шины состоит из шести 8-разрядных регистров очереди команд, четырех 16-разрядных регистров адреса команды, 16-разрядного регистра команды и 16-разрядного сумматора адреса.
№30 слайд
Содержание слайда: ПРОГРАММНАЯ МОДЕЛЬ ПРОЦЕССОРА 8086
Программная модель процессора - это функциональная модель,
используемая программистом при разработке программ в кодах ЭВМ или на языке ассемблера. В такой модели игнорируются многие аппаратные особенности в работе процессора. В процессоре 8086 имеется несколько быстрых элементов памяти, которые называются регистрами. Каждый из регистров имеет
уникальную природу и предоставляет определенные возможности, которые другими регистрами или ячейками памяти не поддерживаются.
Регистры разбиваются на четыре категории: регистры общего назначения, регистр флагов, указатель команд и сегментные регистры. Все регистры 16-разрядные.
№42 слайд
Содержание слайда: ФОРМАТ КОМАНД МП 8086
Форматом команды называется распределение разрядов кода команды на группы. Число таких групп и их назначение зависит от типа микропроцессора. При любом формате команды обязательно наличие группы разрядов, называемой операционной частью команды или кодом операции (КОП).
Язык программирования наиболее полно учитывающий особенности "родного" микропроцессора и содержащий мнемонические обозначения машинных команд называется Ассемблером.
Текст программы на Ассемблере содержит:
а) команды или инструкции,
б) директивы или псевдооператоры,
в) операторы,
г) предопределенные имена
№60 слайд
Содержание слайда: IA-32
Read Address Mode – режим реальной адресации, полностью совместимый с 8086, позволяющий адресовать до 1Мб физической памяти.
Protected Virtual Address Mode – защищенный режим виртуальной адресации, позволяет адресовать до 4 Гбайт физической памяти, через которые при использовании механизма страничной адресации могут отображаться до 64 Тбайт виртуальной памяти для каждой задачи.
Процессоры, начиная с Pentium и некоторых моделей 486, имеют особый режим системного управления System Management Mode (SMM), в котором процессор выходит в иное, изолированное от остальных режимов пространство памяти.
Этот режим используется в служебных и отладочных целях.
№62 слайд
Содержание слайда: Эффективный адрес - ЕА
Смещение в сегменте (эффективный или исполнительный адрес - ЕА) может быть вычислено на основе значений регистров общего назначения и/или указанного в коде инструкции относительного смещения, при этом любой или даже несколько из указанных компонентов могут отсутствовать:
ЕА = BASE + (INDEX*SCALE) + DISPLACEMENT
Такая схема позволяет в языках высокого уровня и на языке Ассемблера легко реализовать работу с массивами.
№75 слайд
Содержание слайда: СИСТЕМНЫЙ ОТЛАДЧИК DEBUG
Программа DEBUG (отладчик) дает средство обнаружения ошибок при работе с программой, транслированной в машинный язык. Программа DEBUG обеспечивает возможность пошагово выполнять программу и следить за тем, что при этом происходит. Программа DEBUG - это еще одно программное средство, поставляемое как часть DOS. Вы загружаете ее так же, как и любую другую программу, и работаете в диалоге, используя клавиатуру и экран. Когда программа DEBUG ожидает каких-либо действий со стороны пользователя, то свой запрос она обозначает символом "-".
Команды программы Debug:
A (assemble) - [адрес]
C (compare) – диапазон адрес
D (dump) – диапазон. Вывод содержимого оперативной памяти.
E (enter) – адрес данные. Ввод данных в память, начиная с указанного адреса.
F (fill) – диапазон список. Заполнение специальных областей памяти.
№76 слайд
Содержание слайда: СИСТЕМНЫЙ ОТЛАДЧИК DEBUG
G (go) – [=адрес][адреса]. Запуск выполняемых программ.
H (hex) – значение1 значение2
I (input) – порт. Чтение и вывод на дисплей 1б инф-ции из указанного порта.
L (load) – [адрес] [диск][первый сектор][число]
M (move) – диапазон адрес. Копирование указанного блока памяти в другой блок памяти.
N (name) – диск:\маршрут\имя. Задание имени выполняемого файла.
O (output) – порт байт. Запись байта в указанный выходной порт
P (proceed) – адрес номер. Организация выполнения циклов, повторяющихся команд и т.д
Q (quit) –выход
R (registers) – имя регистра. Вывод на дисплей содержимого регистра.
№77 слайд
Содержание слайда: СИСТЕМНЫЙ ОТЛАДЧИК DEBUG
S (string) – диапазон данные. Организация поиска одного или несколько байтов.
T (trace) – адрес номер. Выполнение программы в режиме трассировки.
U (unassemble) – диапазон Дизассемблирование машинных кодов.
W (write) – адрес. Запись файла или указанного числа секторов из памяти.
XA [число страниц] – выделение памяти EMS
XD [дескриптор] – освобождение памяти EMS
XM [Lстраница] [Pстраница][десктриптор] – сопоставление страниц EMS
XS – вывод состаяния памяти EMS.
Скачать все slide презентации Структура процессора. Архитектуры CISC и RISC. Архитектура процессора Intel одним архивом:
-
Архитектура процессоров Intel и AMD
-
Гибридные процессоры AMD, особенности архитектуры, аналоги Intel, преимущества и недостатки
-
Архитектуры CISC и RISC
-
Организация ЭВМ и систем. Переход от CISC к чертам RISC архитектуры в семействе IA32. (Лекция 6)
-
Архитектурные конструкции общественных зданий (часть 2 - структура как архитектура)
-
История развития и классификация микропроцессоров, основные понятия и архитектура микропроцессорных систем
-
Процессор Intel core i5. Технические характеристики Intel Core i5
-
Процессор Intel Core i7
-
Структура процессора. Микропрограммное управление. (Лекция 2)
-
Типы процессорных архитектур. (Лекция 2)